●Statična CMOS tehnologija visokih performansi
○25-ns vrijeme ciklusa instrukcije (40 MHz)
○Performanse od 40 MIPS
○Dizajn male snage 3,3 V
●Temeljen na TMS320C2xx DSP CPU jezgri
○Kod-kompatibilan s F243/F241/C242
○Skup uputa i modul kompatibilni s F240
●Mogućnosti bljeskalice (LF) i ROM (LC) uređaja
LF240xA: LF2407A, LF2406A, LF2403A, LF2402A
LC240xA: LC2406A, LC2404A, LC2403A, LC2402A
●Memorija na čipu
○Do 32.000 riječi x 16 bita Flash EEPROM-a (4 sektora) ili ROM-a
○Programabilna značajka "Code-Security" za Flash/ROM na čipu
○Do 2,5K riječi x 16 bita podatkovnog/programskog RAM-a
◇544 riječi RAM-a s dvojnim pristupom
◇Do 2K riječi RAM-a s jednim pristupom
●ROM za pokretanje (LF240xA uređaji)
○SCI/SPI Bootloader
●Do dva modula za upravljanje događajima (EV) (EVA i EVB), svaki uključuje:
○Dva 16-bitna mjerača vremena opće namjene
○Osam 16-bitnih kanala pulsne širine (PWM) koji omogućuju:
◇Upravljanje trofaznim inverterom
◇Poravnanje po sredini ili rubu PWM kanala
◇Isključivanje PWM kanala u nuždi s vanjskim PDPINTx pinom
○Programabilna mrtva zona (mrtvo vrijeme) sprječava kvarove
○Tri jedinice za hvatanje za vremensko označavanje vanjskih događaja
○Kvalifikator unosa za odabir pinova
○Krug sučelja enkodera položaja na čipu
○Sinkronizirana A-to-D pretvorba
○Dizajniran za AC indukciju, BLDC, preklopnu reluktanciju i kontrolu koračnog motora
○Primjenjivo za upravljanje s više motora i/ili pretvarača
●Sučelje vanjske memorije (LF2407A)
○192.000 riječi x 16 bitova ukupne memorije: 64.000 programa, 64.000 podataka, 64.000 I/O
●Watchdog (WD) modul vremena
●10-bitni analogno-digitalni pretvarač (ADC)
○8 ili 16 multipleksiranih ulaznih kanala
○500 ns MIN vrijeme pretvorbe
○Odabirljivi dvostruki sekvenceri s 8 stanja koje pokreću dva upravitelja događaja
●Područna mreža kontrolera (CAN) 2.0B modul (LF2407A, 2406A, 2403A)
●Serijsko komunikacijsko sučelje (SCI)
●16-bitno serijsko periferno sučelje (SPI) (LF2407A, 2406A, LC2404A, 2403A)
●Generiranje takta temeljeno na fazno zaključanoj petlji (PLL).
●Do 40 individualno programabilnih, multipleksiranih ulazno/izlaznih pinova opće namjene (GPIO)
●Do pet vanjskih prekida (zaštita pogonskog pogona, resetiranje, dva maskirana prekida)
●Upravljanje napajanjem:
○Tri načina isključivanja
○Mogućnost samostalnog isključivanja svake periferne jedinice
●Emulacija temeljena na skeniranju u stvarnom vremenu, usklađena s JTAG-om, IEEE standard 1149.1 (JTAG)
●Razvojni alati uključuju:
○Texas Instruments (TI) ANSI C kompajler, asembler/linker i Code Composer Studio™;Program za ispravljanje pogrešaka
○Moduli evaluacije
○Samoemulacija temeljena na skeniranju (XDS510™;)
○Široka podrška za digitalno upravljanje motorom treće strane
●Opcije paketa
○144-pinski LQFP PGE (LF2407A)
○100-pinski LQFP PZ (2406A, LC2404A)
○64-pinski TQFP PAG (LF2403A, LC2403A, LC2402A)
○64-pinski QFP PG (2402A)
●Mogućnosti proširene temperature (A i S)
○A: –40°C do 85°C
○S: –40°C do 125°C
Code Composer Studio i XDS510 zaštitni su znakovi tvrtke Texas Instruments.
Ostali zaštitni znakovi vlasništvo su njihovih vlasnika.
IEEE Standard 1149.1-1990, IEEE Standardni testni pristupni port
TMS320C24x, TMS320C2000, TMS320 i C24x zaštitni su znakovi tvrtke Texas Instruments.
Uređaji TMS320LF240xA i TMS320LC240xA, novi članovi TMS320C24x™;generacija kontrolera digitalnog signalnog procesora (DSP), dio su TMS320C2000™;platforma DSP-ova s fiksnom točkom.240xA uređaji nude poboljšani TMS320™;DSP arhitektonski dizajn C2xx jezgrenog CPU-a za nisku cijenu, nisku potrošnju i mogućnosti obrade visokih performansi.Nekoliko naprednih perifernih uređaja, optimiziranih za digitalne aplikacije za kontrolu motora i pokreta, integrirano je kako bi se osigurao pravi DSP kontroler s jednim čipom.Dok je kodno kompatibilan s postojećim C24x™;DSP upravljački uređaji, 240xA nudi povećane performanse obrade (40 MIPS) i višu razinu periferne integracije.Pogledajte odjeljak Sažetak uređaja TMS320x240xA za značajke specifične za uređaj.
Generacija 240xA nudi niz veličina memorije i različitih perifernih uređaja prilagođenih specifičnim točkama cijene i performansi koje zahtijevaju različite aplikacije.Flash uređaji do 32.000 riječi nude isplativo reprogramibilno rješenje za masovnu proizvodnju.240xA uređaji nude značajku "sigurnosti koda" temeljenu na lozinki koja je korisna u sprječavanju neovlaštenog dupliciranja vlasničkog koda pohranjenog u Flash/ROM-u na čipu.Imajte na umu da uređaji temeljeni na Flashu sadrže ROM za pokretanje od 256 riječi kako bi se olakšalo programiranje u krugu.Obitelj 240xA također uključuje ROM uređaje koji su potpuno pin-to-pin kompatibilni sa svojim Flash kolegama.
Svi 240xA uređaji nude barem jedan modul za upravljanje događajima koji je optimiziran za digitalnu kontrolu motora i aplikacije za pretvorbu energije.Mogućnosti ovog modula uključuju generiranje PWM-a sa središtem i/ili rubom, programabilni mrtvi pojas za sprječavanje probojnih grešaka i sinkroniziranu analogno-digitalnu pretvorbu.Uređaji s dvostrukim upraviteljima događaja omogućuju kontrolu više motora i/ili pretvarača s jednim 240xA DSP kontrolerom.Odabrani pinovi EV opremljeni su sklopom "ulaznog kvalifikatora", koji minimizira nenamjerno okidanje pinova kvarovima.
10-bitni analogno-digitalni pretvarač (ADC) visokih performansi ima minimalno vrijeme pretvorbe od 375 ns i nudi do 16 kanala analognog ulaza.Mogućnost automatskog sekvenciranja ADC-a omogućuje maksimalno 16 konverzija koje se odvijaju u jednoj sesiji konverzije bez ikakvih CPU-ovih troškova.
Serijsko komunikacijsko sučelje (SCI) integrirano je na sve uređaje kako bi se osigurala asinkrona komunikacija s drugim uređajima u sustavu.Za sustave koji zahtijevaju dodatna komunikacijska sučelja, 2407A, 2406A, 2404A i 2403A nude 16-bitno sinkrono serijsko periferno sučelje (SPI).2407A, 2406A i 2403A nude komunikacijski modul mreže kontrolera (CAN) koji zadovoljava 2.0B specifikacije.Kako bi se maksimizirala fleksibilnost uređaja, funkcionalni pinovi se također mogu konfigurirati kao ulazi/izlazi opće namjene (GPIO).
Kako bi se pojednostavilo vrijeme razvoja, emulacija temeljena na skeniranju usklađena s JTAG integrirana je u sve uređaje.To pruža nenametljive mogućnosti u stvarnom vremenu potrebne za otklanjanje pogrešaka u digitalnim upravljačkim sustavima.Potpuni paket alata za generiranje koda od C prevoditelja do standardnog Code Composer Studio™;program za ispravljanje pogrešaka podržava ovu obitelj.Brojni programeri trećih strana ne nude samo razvojne alate na razini uređaja, već i podršku za dizajn i razvoj na razini sustava.
1. Tko je osoblje u vašem odjelu za istraživanje i razvoj?Koje su vaše kvalifikacije?
- Direktor za istraživanje i razvoj: formulirati dugoročni plan istraživanja i razvoja tvrtke i shvatiti smjer istraživanja i razvoja;Voditi i nadzirati odjel za istraživanje i razvoj za provedbu strategije istraživanja i razvoja tvrtke i godišnjeg plana istraživanja i razvoja;Kontrolirati napredak razvoja proizvoda i prilagoditi plan;Postavite izvrstan tim za istraživanje i razvoj proizvoda, tehničko osoblje povezano s revizijom i obukom.
Voditelj istraživanja i razvoja: izraditi plan istraživanja i razvoja novog proizvoda i pokazati izvedivost plana;Nadzirati i upravljati napretkom i kvalitetom istraživanja i razvoja;Istražite razvoj novih proizvoda i predložite učinkovita rješenja prema zahtjevima kupaca u različitim područjima
Osoblje za istraživanje i razvoj: prikupiti i razvrstati ključne podatke;Računalno programiranje;Provođenje eksperimenata, ispitivanja i analiza;Priprema materijala i opreme za eksperimente, ispitivanja i analize;Zabilježite mjerne podatke, napravite izračune i pripremite grafikone;Provoditi statistička istraživanja
2. Koja je vaša ideja za istraživanje i razvoj proizvoda?
- Koncepcija proizvoda i odabir koncepta proizvoda i evaluacija Definicija proizvoda i projektnog plana dizajn i razvoj testiranje i validacija proizvoda lansiranje na tržište